دانلود کتاب، جزوه، تحقیق | مرجع دانشجویی
دانلود کتاب، جزوه، تحقیق | مرجع دانشجویی

عملکرد DFIG در زمان اتصال به شبکه در شرایط ولتاژ نامتعادل شبکه
خلاصه : ژنراتورهای القایی دو تغذیه DFIG هنوز سهم عمده ای از بازار برق امروزه را تامین می کنند .این تامین کردن در هزینه عملکرد سرعت متغیر سودمند است ومیتواند کنترل کند توان اکتیو و راکتیو را به صورت جداگانه. اهرم حفاظت بارها اتخاذ می شود برای حفاظت از مبدل منبع ولتاژ VSCسمت روتور به شکل جریان گذرای بیش از اندازه در زمان افت ولتاژ شبکه . اما تحت شرایط ولتاژ نامتعادل شبکه , جریان گذرای بیش از اندازه مشکل جدی نیست اما تپش گشتاور الکتریکی و موج ولتاژ CD در VSC های پشت به پشتمشکل جدی است . این مقاله نشان میدهد مدل دینامیکی در متلب/سیمولینک که تایید میکند این را از طریق ازمایش , بررسی های انجام شده رفتار DFIG در طی شرایط ولتاژ نامتعادل شبکه است و پیشنهاد کنترل جدید در جدا کردن توالی مثبت ومنفی . روشهای برای جدا کردن اجزاء توالی مثبت ومنفی در زمان ایده ال وجود دارد که نشان داده شده , که پاسخ این روشها در افت ولتاژ نامتقارن مقایسه می شوند . نتیجه شبیه سازی ثابت میکند که جدا کردن توالی مثبت ومنفی در کنترل کننده,تپش گشتاور و ولتاژDCموج دار شده به طور موثر محدود می شود.

زینب
جمعه 4 فروردین 1396 ساعت 04:22

شبیه سازی MATLAB ماشین القایی با اندوکتانسهای نشتی و مغناطیسی قابل اشباع چکیده : در جریانهای بالای فاز استاتور ، تاثیر اشباع اندوکتانسهای نشتی رتور و استاتور بطور قابل ملاحظه ای وسیع خواهد بود که مدل مرسوم ماشین از نشان دادن کارکرد دینامیکی ماشین های القائی عاجز می باشد . در این مقاله ، یک بسته نرم افزار تجاری MATLAB ، برای شبیه سازی رفتار دینامیکی ماشین القائی با اندوکتانسهای قابل اشباع مورد استفاده قرار گرفته است . نتایج کامپیوتری ارائه شده در این مقاله وجود خطا را وقتی که اندوکتانسهای نشتی و مغناطیسی رتور و استاتور در مدل مرسوم ماشین ثابت فرض شده اند را نشان می دهد .
واژه های کلیدی : نشتی رتور ، اندوکتانس ، MATLAB ، ماشین القائی .

زینب
جمعه 27 اسفند 1395 ساعت 10:23

مدل دینامیکی تعمیم یافته VSC MTDC برای مطالعات پایداری سیستم قدرت
چکیده: در این مقاله، یک مدل کلی جدید مبدل منبع ولتاژ جریان مستقیم ولتاژ بالا (VSC MTDC) با استفاده از روابط ریاضی استخراج می شود. مدل کامل سیستم، شامل مبدل و کنترلرهایش، معادلات جریان DC و معادلات کوپلینگ می باشد. سهم اصلی مدل جدید این است که برای هر توپولوژی ممکن جریان DC معتبر است. پیاده سازی عملی مدل در نرم افزار پایداری سیستم قدرت به تفصیل بحث می شود. معادلات تعمیم یافته DC می توانند در کل بر حسب ماتریس هایی که با ساخت ماتریس ادمیتانس باس DC ایجاد می شوند بیان گردند. در ابتدا، برای یک محاسبه ساده یا محاسبه مجدد ماتریس ادمیتانس باس DC ، عمل های سوئیچ زنی بدست آمده در توپولوژیهای مختلف و شبیه سازی مقدار تلفات خطوط DC محاسبه می شود. مدل در نرم افزار MATLAB پیاده سازی می شود. مثالها در یک سیستم دو و شبکه ترمیناله نشان می دهد که مدل جدید در واقع قادر به شبیه سازی دقیق سیستم های VSC MTDC با توپولوژی دلخواه می باشد.

زینب
پنجشنبه 26 اسفند 1395 ساعت 05:40

بهبود بهره برداری و عملکرد خط برق با استفاده از ادوات D-FACTS
چکیده ــ این مقاله، در باره استفاده از مبدل قدرت با قابلیت سنسور ارتباطات (مخابرات) که تولید انبوه شده و بسیار پراکنده است، به منظور تحقیق یک شبکه قدرت هوشمند موثر قابل کنترل با قابلیت تحمل خطا، بحث می کند. یک نیاز بحرانی حل نشده، یعنی کنترل پخش بار در خطوط موجود، با استفاده از چندین ماژول جبران ساز سری ایستا (استاتیک) توزیع شده (DSSC) که می توان آن ها را در خطوط قدرت موجود قرار داد، حل شده است، که این وسایل می توانند طوری عمل کنند که امپدانس هادی ها را کنترل کرده، و ازینرو، نخستین عضو از خانواده سیستم انتقال AC انعطاف پذیر توزیع شده یا وسایل D-FACTS را تشکیل دهند. این تکنیک، مزایای مهم زیادی را در سراسر سیستم، ارایه می کند، شامل افزایش ظرفیت خط و سیستم؛ افزایش قابلیت اطمینان؛ افزایش بهره برداری از امکانات، بهبود عملکرد بهنگام پرباری؛ کاهش اثرات محیطی؛ افزایش استخدام؛ و پیاده سازی سریع.

زینب
سهشنبه 24 اسفند 1395 ساعت 12:58

جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتریچکیده در این مقاله، جمع کننده کامل (FA) نوینی ارائه میگردد که برای عملکرد با توانهای بسیار پایین بهینه سازی شده است. مدار مذکور، بر پایه گیتهای XOR اصلاح شدهای طراحی گشته که با هدف کمینه سازی مصرف توان در ناحیه زیرآستانهای عمل می کنند. نتایج شبیه سازی شده با مدلهای استاندارد CMOS 65 نانومتر انجام شده است. نتایج شبیه سازی، یک بهبود 5 تا 20 درصدی را در بازه فرکانسی 1Khz تا 20MHz و ولتاژهای تغذیه زیر 0.3V نشان میدهد. مقدمه تغییر مقیاس ولتاژ تغذیه یکی از موثرترین راهها در کاهش مصرف توان مدارهای دیجیتال است. کارایی این روش بعلت وجود رابطه درجه دوم میان مصرف توان دینامیک و ولتاژ تغذیه می باشد. اما در این روش، عملکرد مدار به خاطر رابطه معکوس تاخیر مدار با سطح جریان کاهش می یابد. به همین علت، ولتاژ آستانه را در فرایندهای زیرمیکرونی عمیق برای رفع این مشکل کاهش می دهند. کاهش ولتاژ آستانه، منجر به افزایش نمایی جریان زیرآستانه میگردد که امکان استفاده از این ناحیه (زیرآستانه) را در مدارهای منطقی ارزیابی - با کران نویز قابل قبول - می دهد. بدون اعمال روشهای خاص، عملکرد زیرآستانه ای سبب کاهش سرعت پاسخگویی (به سبب کاهش جریان) می شود. جریان مورد ارزیابی در این حالت، جریانی است که در ولتاژ گیت –سورس کوچکتر یا مساوی ولتاژ آستانه و ولتاژ تغذیه نزدیک به ولتاژ آستانه رخ می دهد. همانطور که در شکل 1 مشاهده می شود، نسبت I_on (وقتی ترانزیستور در حال ارزیابی است) به I_off (وقتی ولتاژ گیت-سورس صفر یا نزدیک صفر است) در مقایسه با Ion/Ioff در ولتاژهای تغذیهی بالا، کوچکتر است. با این حال، در کاربردهای با مصرف توان بسیار پایین (مثل ایمپلنتها یا حسگرهای بدون سیم)، سرعت کاری دغدغه اصلی طراحی نیست، زیرا قیود پهنای باندی در این موارد با مسامحه اعمال می گردد. برای این کاربردها، مهمترین هدف طراحی بهینه سازی بمنظور مصرف توان پایین است. جمع دو بیت A و B با بیت نقلی Cin، بیت SUM (مجموع) و بیت خروجی نقلی Cout را تولید میکند.

زینب
پنجشنبه 19 اسفند 1395 ساعت 05:01